超實(shí)用電路筆記:低功耗LVDT信號(hào)調(diào)理器設(shè)計(jì)
發(fā)布時(shí)間:2015-06-10 責(zé)任編輯:sherry
【導(dǎo)讀】本文分享的是一款完整的線性可變差分變壓器(LVDT)信號(hào)調(diào)理電路,可精確測(cè)量距離機(jī)械參考點(diǎn)的線性位置或線性位移。模擬域中的同步解調(diào)用于提取位置信息并抑制外部噪聲。24位、Σ-Δ模數(shù)轉(zhuǎn)換器(ADC)可數(shù)字化位置輸出信息,以實(shí)現(xiàn)高精度。
電路功能與優(yōu)勢(shì)
圖1所示電路是一款完整的線性可變差分變壓器(LVDT)信號(hào)調(diào)理電路,可精確測(cè)量距離機(jī)械參考點(diǎn)的線性位置或線性位移。模擬域中的同步解調(diào)用于提取位置信息并抑制外部噪聲。24位、Σ-Δ模數(shù)轉(zhuǎn)換器(ADC)可數(shù)字化位置輸出信息,以實(shí)現(xiàn)高精度。
LVDT在活動(dòng)核心和線圈組件之間采用電磁耦合。這種非接觸式(因而是無(wú)摩擦的)工作方式是它們廣泛用于航空航天、過(guò)程控制、機(jī)器人、核、化學(xué)工廠、液壓、動(dòng)力渦輪以及其他惡劣工作環(huán)境和要求具備長(zhǎng)工作壽命與高可靠性應(yīng)用的主要原因。
包括LVDT激勵(lì)信號(hào)在內(nèi)的整個(gè)電路功耗僅為10 mW。電路激勵(lì)頻率和輸出數(shù)據(jù)速率均為SPI可編程。 該系統(tǒng)允許在可編程帶寬和動(dòng)態(tài)范圍之間進(jìn)行權(quán)衡取舍,支持1 kHz以上的帶寬,且在20 Hz帶寬時(shí)具有100 dB動(dòng)態(tài)范圍,是精密工業(yè)位置和計(jì)量應(yīng)用的理想之選。
圖1. LVDT信號(hào)調(diào)理電路(原理示意圖: 未顯示所有連接和去耦)
電路描述
ADA2200同步解調(diào)器可在信號(hào)解調(diào)至與LVDT核心位移成比例的低頻輸出電壓之前對(duì)LVDT次級(jí)信號(hào)進(jìn)行濾波,從而提取位置信息。ADA2200驅(qū)動(dòng)AD7192 24位Σ-Δ型ADC,后者對(duì)輸出進(jìn)行數(shù)字化和濾波處理。ADA2200產(chǎn)生同步LVDT激勵(lì)信號(hào),而ADG794開(kāi)關(guān)將CMOS電平激勵(lì)信號(hào)轉(zhuǎn)換為精密3.3 V方波信號(hào),驅(qū)動(dòng)LVDT初級(jí)繞組。
LVDT是絕對(duì)位移傳感器,可將線性位移轉(zhuǎn)換為比例電信號(hào)。LVDT是特殊的繞線變壓器,具有活動(dòng)核心,其位置與待測(cè)位置貼合。激勵(lì)信號(hào)施加于初級(jí)繞組。隨著核心的移動(dòng),次級(jí)繞組上的電壓成比例發(fā)生變化;根據(jù)該電壓即可計(jì)算位置。
LVDT的類(lèi)型有很多,此外提取位置信息的方法也各不相同。圖1中的電路采用4線模式LVDT。將兩個(gè)LVDT的次級(jí)輸出相連使其電壓相反,從而執(zhí)行減法。當(dāng)LVDT核心位于零點(diǎn)位置時(shí),這兩個(gè)次級(jí)端上的電壓相等,兩個(gè)繞組上的電壓差為零。隨著核心從零點(diǎn)位置開(kāi)始移動(dòng),次級(jí)繞組上的電壓差也隨之增加。LVDT輸出電壓相位根據(jù)方向而改變。
該電路的主時(shí)鐘由AD7192 ADC產(chǎn)生。ADA2200接受主時(shí)鐘并產(chǎn)生其內(nèi)部所有時(shí)鐘,包括用作LVDT激勵(lì)信號(hào)的參考時(shí)鐘。ADA2200上的時(shí)鐘分頻器配置為產(chǎn)生4.8 kHz激勵(lì)信號(hào)。ADG794將激勵(lì)信號(hào)轉(zhuǎn)換為精密±3.3 V方波信號(hào),該+3.3V來(lái)自于ADC電源電壓。3.3 V電源也用作ADC基準(zhǔn)電壓;因此,激勵(lì)信號(hào)與ADC基準(zhǔn)電壓之間的比例關(guān)系可以改善電路的噪聲性能和穩(wěn)定性。系統(tǒng)的3.3 V電源由ADP151低壓差調(diào)節(jié)器提供;后者由5 V電源驅(qū)動(dòng)。
LVDT次級(jí)繞組和ADA2200輸入之間的耦合電路用來(lái)限制信號(hào)帶寬,并調(diào)節(jié)RCLK和ADA2200輸入之間的相對(duì)相位。該電路配置為具有最大正交(相位 = 90°)響應(yīng)以及最小同相(相位 = 0°)響應(yīng)。這使得可以?xún)H通過(guò)測(cè)量正交輸出就能確定位置,進(jìn)而使ADA2200輸出電壓對(duì)電路中相位的變化不甚敏感。 LVDT的溫度變化導(dǎo)致有效串聯(lián)電阻和電感發(fā)生改變,是相位變化的主要來(lái)源。
ADA2200輸出端的抗混疊濾波器保持ADC所支持的信號(hào)帶寬。AD7192內(nèi)部數(shù)字濾波器的輸出帶寬約等于0.27乘以輸出數(shù)據(jù)速率。為了將輸出帶寬保持在4.8 kHz最大輸出數(shù)據(jù)速率,輸出抗混疊濾波器的-3 dB轉(zhuǎn)折頻率可以設(shè)為2 kHz左右。對(duì)于要求較低輸出數(shù)據(jù)速率的系統(tǒng),可相應(yīng)降低抗混疊濾波器的轉(zhuǎn)折頻率。
集成式同步解調(diào)器
ADA2200集成式同步解調(diào)器組成電路核心。它采用獨(dú)特的電荷共享技術(shù)來(lái)執(zhí)行模擬域內(nèi)的離散式時(shí)間信號(hào)處理。ADA2200具有全差分信號(hào)路徑。它由高阻抗輸入緩沖器后接一個(gè)固定低通濾波器(FIR抽取濾波器)、一個(gè)可編程IIR濾波器、一個(gè)解調(diào)器和一個(gè)差分輸出緩沖器組成。它的輸入和輸出共模電壓等于1.65 V(3.3 V電源電壓的1/2)。
ADA2200接受來(lái)自AD7192 ADC的4.92 MHz時(shí)鐘信號(hào),然后產(chǎn)生其內(nèi)部所有時(shí)鐘,以及用作LVDT激勵(lì)信號(hào)的4.8 kHz參考時(shí)鐘。ADA2200集成可配置時(shí)鐘分頻器,可編程支持很多不同的激勵(lì)頻率。
CMOS開(kāi)關(guān)
選擇ADG794 CMOS開(kāi)關(guān)是因?yàn)樗哂械蛯?dǎo)通電阻、快速開(kāi)關(guān)時(shí)間、先開(kāi)后合式開(kāi)關(guān)動(dòng)作以及低成本等特點(diǎn)。
ADG794將ADA2200的低壓CMOS電平RCLK輸出轉(zhuǎn)換為低阻抗差分輸出方波源,然后驅(qū)動(dòng)LVDT。為使開(kāi)關(guān)留有裕量以便驅(qū)動(dòng)正3.3 V信號(hào),ADG794 VDD輸入采用5 V電源供電。
LVDT
圖1中的電路只需略作改動(dòng)即可支持各種LVDT。Measurement Specialties, Inc. E-100 LVDT采用四線式模式,以便演示電路的主要特點(diǎn)。E-100沖程范圍為±2.54 mm,沖程端輸出靈敏度為240 mV/V,滿量程范圍最大線性度誤差為±0.5%,工作頻率范圍為100 Hz至10 kHz。完整詳情請(qǐng)參見(jiàn)E-Series LVDT數(shù)據(jù)手冊(cè)。
[page]
ADA2200輸入耦合網(wǎng)絡(luò)
可調(diào)諧ADA2200輸入耦合網(wǎng)絡(luò)以支持不同的LVDT。LVDT次級(jí)繞組電感和分流電容(C4)組成振蕩電路。 R4和R33電阻降低了振蕩電路的Q值,使該電路不易受LVDT繞組電感和電阻的變化影響,但功耗有所上升。R34/C24和R35/C25組成的RC濾波器對(duì)可降低信號(hào)帶寬,同時(shí)提供調(diào)節(jié)電路相對(duì)相位所需的額外自由度。ADA2200內(nèi)部相位敏感檢測(cè)器(PSD)的最大輸出發(fā)生在0°或180°相對(duì)相移處。
對(duì)于采用4.8 kHz方波激勵(lì)信號(hào)的E-100 LVDT而言,采用下列元件值可獲得最大輸出條件下的最優(yōu)相位:
● R4 = R33 = 2.2 kΩ
● R34 = R35 = 1 kΩ
● C24 = C25 = 3300 pF
● C4 = 0.01 μF
如需調(diào)諧該電路,則可通過(guò)放置LVDT核心以產(chǎn)生接近滿量程輸出信號(hào)的方式測(cè)量相位;然后,測(cè)量同相(I)和正交(Q)輸出信號(hào)。采用這些測(cè)量結(jié)果便可計(jì)算相對(duì)相位:
調(diào)節(jié)網(wǎng)絡(luò)元件,直到θREL絕對(duì)值低于約±3°;這樣可以改善電路對(duì)于LVDT電氣參數(shù)變化的靈敏度。
ADC選擇和同步
選擇AD7192 Σ-Δ型ADC,因?yàn)樵撈骷С挚膳渲幂敵鰯?shù)據(jù)速率,并具有各種不同的數(shù)字濾波器輸出選項(xiàng),從而允許在帶寬和噪聲之間進(jìn)行權(quán)衡取舍。主時(shí)鐘輸出功能可輕松實(shí)現(xiàn)ADC采樣時(shí)鐘頻率與ADA2200輸出信號(hào)的鎖定。這對(duì)于優(yōu)化數(shù)字濾波器性能而言是必須的。由LVDT信號(hào)確定位置所需的數(shù)值是一次激勵(lì)時(shí)鐘周期的平均值。因此,當(dāng)AD7192輸出數(shù)據(jù)速率設(shè)為4.8 kHz時(shí),即設(shè)為一個(gè)激勵(lì)時(shí)鐘周期時(shí),可獲得所需的平均值。如果激勵(lì)時(shí)鐘周期和ADC采樣頻率未鎖定,則恢復(fù)的位置測(cè)量信息中包含錯(cuò)誤。除以輸出數(shù)據(jù)速率便可有效求取多個(gè)激勵(lì)時(shí)鐘周期的平均值。
ADA2200輸出信號(hào)哪怕在LVDT核心位置固定的情況下亦含有電能,數(shù)值為激勵(lì)信號(hào)頻率的倍數(shù)。還可在頻率域中分析數(shù)字濾波器性能。AD7192具有sinc3或sinc4傳遞函數(shù),該傳遞函數(shù)在輸出數(shù)據(jù)速率的倍數(shù)處歸零。這些頻率分量是雜散誤差的來(lái)源。通過(guò)將ADC的輸出數(shù)據(jù)速率設(shè)為激勵(lì)信號(hào)頻率(或激勵(lì)頻率的約數(shù))便可抑制輸出雜散。如果激勵(lì)時(shí)鐘周期和ADC采樣頻率未鎖定,則雜散將不會(huì)落在傳遞函數(shù)的零點(diǎn)。
用于性能分析的用戶(hù)軟件
該電路支持圖形用戶(hù)界面,可方便地進(jìn)行板上的器件配置,并評(píng)估電路性能。該軟件的選項(xiàng)卡可執(zhí)行電路校準(zhǔn)和器件配置,以及顯示噪聲性能、線性度性能和實(shí)時(shí)位置測(cè)量。
圖2. 用戶(hù)軟件屏幕截圖
噪聲分析
該電路的輸出噪聲是ADC輸出數(shù)據(jù)速率的函數(shù)。表1顯示數(shù)字化數(shù)據(jù)相對(duì)于ADC采樣速率的有效位數(shù)(ENOB),假設(shè)滿量程輸出電壓為2.5 V。該電路的噪聲性能與LVDT核心位置無(wú)關(guān)。
表1. 噪聲性能與帶寬的關(guān)系
如果ADA2200輸出噪聲與頻率無(wú)關(guān),則預(yù)計(jì)有效位數(shù)將在輸出數(shù)據(jù)速率每4次折疊下降時(shí)增加一位。 ENOB在較低輸出數(shù)據(jù)速率下的增加放緩是由于輸出驅(qū)動(dòng)器的1/f噪聲所導(dǎo)致的;該噪聲在較低的輸出數(shù)據(jù)速率下成為噪底的主要成分。
[page]
線性度測(cè)試結(jié)果
首先在±2.0 mm核心位移處執(zhí)行一次兩點(diǎn)校準(zhǔn)即可測(cè)量線性度結(jié)果。由這兩次測(cè)量結(jié)果可確定斜率和失調(diào),從而實(shí)現(xiàn)預(yù)期直線擬合。 然后,在±2.5 mm滿量程范圍內(nèi)測(cè)量核心位移。從預(yù)期直線擬合數(shù)據(jù)中減去測(cè)量數(shù)據(jù)即可確定線性度誤差。
圖3. 位置線性度誤差與LVDT內(nèi)核位移的關(guān)系
測(cè)得的數(shù)據(jù)顯示電路性能優(yōu)于E-Series LVDT數(shù)據(jù)手冊(cè)中指定的線性度性能。
多LVDT同步工作
很多應(yīng)用都會(huì)近距離使用多個(gè)LVDT。若這些LVDT以相似的載波頻率運(yùn)行,雜散磁耦合可能導(dǎo)致拍頻。 產(chǎn)生的拍頻可能會(huì)影響這些條件下的測(cè)量精度。為避免這種情況,所有LVDT必須同步工作。
通過(guò)讓器件同時(shí)退出復(fù)位狀態(tài),可同步多個(gè)ADA2200器件。ADA2200在RST引腳解除置位之后的第一個(gè)CLKIN上升沿時(shí)退出復(fù)位模式。因此,從單一源驅(qū)動(dòng)所有ADA2200 CLKIN引腳以及所有RESETB線路便足以確保器件同步工作。避免在CLKIN上升沿附近對(duì)RESETB解除置位,以防器件在不同時(shí)鐘沿上復(fù)位。 可監(jiān)控ADA2200器件的RCLK輸出,確保ADA2200器件正確同步。
常見(jiàn)變化
在某些系統(tǒng)中,可能需要使用SAR ADC,而非Σ-Δ型轉(zhuǎn)換器。 這些情況下,ADC轉(zhuǎn)換時(shí)鐘必須與ADA2200更新速率同步。 如前所述,ADA2200輸出會(huì)在激勵(lì)頻率的倍數(shù)處含有雜散。 這些雜散可通過(guò)移動(dòng)平均濾波器或級(jí)聯(lián)多個(gè)移動(dòng)平均濾波器加以抑制。 移動(dòng)平均濾波器易于實(shí)現(xiàn),且具有出色的時(shí)域特性。 若要完全抑制雜散,則移動(dòng)平均樣本大小必須等于8個(gè)樣本的整數(shù)倍。
圖4顯示了ADA2200連接至AD7091R-2,后者是一個(gè)超低功耗、雙通道、12位SAR ADC。 使用一個(gè)雙通道ADC,因而ADA2200的OUTP和OUTN輸出可順序采樣。 由于ADA2200輸出為分立式時(shí)間樣本,通過(guò)對(duì)兩個(gè)順序輸出樣本執(zhí)行減法操作(即VOUTP - VOUTN)便可實(shí)現(xiàn)差分測(cè)量。
圖4. 采用雙通道SAR ADC進(jìn)行差分采樣
SYNCO信號(hào)在每個(gè)ADA2200輸出采樣周期內(nèi)變?yōu)橛行?。SYNCO可用來(lái)中斷微控制器,以便獲取一對(duì)ADC樣本(對(duì)OUTP和OUTN采樣)。在上述示例中,采樣周期等于激勵(lì)時(shí)鐘頻率乘以8(或38.4 kHz);因此,ADC采樣速率為76.8 kSPS。
電路評(píng)估與測(cè)試
CN-0371電路使用EVAL-CN0371-SDPZ電路板和EVAL-SDP-CB1Z SDP-B控制器板。 這兩片板具有120引腳的對(duì)接連接器,可以快速完成設(shè)置并評(píng)估電路性能。 電路板包含待評(píng)估電路,SDP-B板配合CN-0371評(píng)估軟件使用,捕捉電路板數(shù)據(jù)。
設(shè)備要求
需要以下設(shè)備:
● 帶USB端口的Windows XP(32位)、Windows Vista 或Windows 7的PC
● EVAL-CN0371-SDPZ電路板
● EVAL-SDP-CB1Z SDP-B控制器板
● CN-0371評(píng)估軟件
● Measurement Specialties, Inc. E-100經(jīng)濟(jì)型LVDT (EVAL-CFTL-LVDT)
[page]
開(kāi)始使用
下載CN0371.zip文件,然后運(yùn)行setup.exe文件。 默認(rèn)情況下,程序安裝在Analog Devices目錄下。 程序名稱(chēng)為CN0371。
功能框圖
電路框圖參見(jiàn)圖5。 有關(guān)完整的電路原理圖請(qǐng)參見(jiàn)EVAL-CN0371-SDPZ-Schematic.pdf文件,該文件位于CN-0371設(shè)計(jì)支持包中。 用于電路板的5 V電源由USB總線通過(guò)SDP-B板的120引腳連接器提供。
圖5. 測(cè)試設(shè)置框圖
設(shè)置
將EVAL-CN0371-SDPZ電路板上的120引腳連接器連接到EVAL-SDP-CB1Z SDP-B板上的CON A連接器。 使用尼龍五金配件,通過(guò)120引腳連接器兩端的孔牢牢固定這兩片板。
測(cè)試
啟動(dòng)評(píng)估軟件,并通過(guò)USB電纜將PC連接到SDP-B板上的微型USB連接器。
一旦USB通信建立,就可以使用SDP-B板來(lái)發(fā)送、接收和采集來(lái)自電路板的數(shù)據(jù)。
圖6顯示電路板連接SDP-B板的照片。 有關(guān)SDP-B板的信息請(qǐng)參閱UG-277用戶(hù)指南。
有關(guān)測(cè)試設(shè)置、校準(zhǔn)以及如何使用評(píng)估軟件來(lái)捕捉數(shù)據(jù)的詳細(xì)信息,請(qǐng)參閱CN-0371軟件用戶(hù)指南。
針對(duì)原型開(kāi)發(fā)的連接
EVAL-CN0371-SDPZ電路板設(shè)計(jì)為搭配EVAL-SDP-CB1Z SDP-B板使用,但任何微處理器都可與AD7192的SPI接口實(shí)現(xiàn)對(duì)接。對(duì)于另一個(gè)搭配EVAL-CN0371-SDPZ電路板使用的控制器而言,第三方必須開(kāi)發(fā)相應(yīng)軟件。
目前已有一些轉(zhuǎn)接板能實(shí)現(xiàn)與Altera或Xilinx現(xiàn)場(chǎng)可編程門(mén)陣列(FPGAs)的接口。 利用Nios驅(qū)動(dòng)器,Altera的BeMicro SDK板能配合BeMicro SDK/SDP轉(zhuǎn)接板一同使用。任何集成FMC連接器的Xilinx評(píng)估板均可與FMC-SDP轉(zhuǎn)接板一同使用。
EVAL-CN0371-SDPZ還兼容Digilent、Imod接口規(guī)格。
圖6顯示系統(tǒng)測(cè)試設(shè)置的照片。
圖6. EVAL-CN0371-SDPZ電路板連接EVAL-SDP-CB1Z SDP-B板和LVDT(核心連接精密應(yīng)變計(jì)接頭)
特別推薦
- 車(chē)用開(kāi)關(guān)電源的開(kāi)關(guān)頻率定多高才不影響EMC?
- 大聯(lián)大世平集團(tuán)的駕駛員監(jiān)控系統(tǒng)(DMS)方案榮獲第六屆“金輯獎(jiǎng)之最佳技術(shù)實(shí)踐應(yīng)用”獎(jiǎng)
- 貿(mào)澤推出針對(duì)基礎(chǔ)設(shè)施和智慧城市的工程技術(shù)資源中心
- 貿(mào)澤電子開(kāi)售用于IoT、智能和工業(yè)應(yīng)用的Siemens LOGO! 8.4云邏輯模塊
- 英飛凌推出全球最薄硅功率晶圓,突破技術(shù)極限并提高能效
- 東芝推出面向多種車(chē)載應(yīng)用3相直流無(wú)刷電機(jī)的新款柵極驅(qū)動(dòng)IC
- 村田開(kāi)發(fā)兼顧伸縮性和可靠性的“可伸縮電路板”
技術(shù)文章更多>>
- 我的熱插拔控制器電路為何會(huì)振蕩?
- 為惡劣工業(yè)環(huán)境中的以太網(wǎng)安裝保駕護(hù)航
- 第8講:SiC外延生長(zhǎng)技術(shù)
- 二極管的單向?qū)щ娦院头蔡匦郧€說(shuō)明
- 如何使用GaNFET設(shè)計(jì)四開(kāi)關(guān)降壓-升壓DC-DC轉(zhuǎn)換器?
技術(shù)白皮書(shū)下載更多>>
- 車(chē)規(guī)與基于V2X的車(chē)輛協(xié)同主動(dòng)避撞技術(shù)展望
- 數(shù)字隔離助力新能源汽車(chē)安全隔離的新挑戰(zhàn)
- 汽車(chē)模塊拋負(fù)載的解決方案
- 車(chē)用連接器的安全創(chuàng)新應(yīng)用
- Melexis Actuators Business Unit
- Position / Current Sensors - Triaxis Hall
熱門(mén)搜索
攝像頭
生產(chǎn)測(cè)試
聲表諧振器
聲傳感器
濕度傳感器
石英機(jī)械表
石英石危害
時(shí)間繼電器
時(shí)鐘IC
世強(qiáng)電訊
示波器
視頻IC
視頻監(jiān)控
收發(fā)器
手機(jī)開(kāi)發(fā)
受話器
數(shù)字家庭
數(shù)字家庭
數(shù)字鎖相環(huán)
雙向可控硅
水泥電阻
絲印設(shè)備
伺服電機(jī)
速度傳感器
鎖相環(huán)
胎壓監(jiān)測(cè)
太陽(yáng)能
太陽(yáng)能電池
泰科源
鉭電容