你的位置:首頁(yè) > 測(cè)試測(cè)量 > 正文

上拉電阻在告警時(shí)發(fā)揮著什么作用?

發(fā)布時(shí)間:2015-10-01 責(zé)任編輯:echolady

【導(dǎo)讀】上拉電阻在電路中,控制著不確定信號(hào)。在電路中巧妙使用上拉電阻能夠省去很多設(shè)計(jì)問(wèn)題。本文借助應(yīng)用實(shí)例給大家簡(jiǎn)介一下上拉電阻R在電路中的作用。

大家都知道,在PCI-7230告警的時(shí),通常都會(huì)在產(chǎn)品端、IIC的SDA與SCL串上一個(gè)4.7K的上拉電阻,那么為什么要這么做呢?

下面我們就來(lái)分析一下這么做的原因:

1、當(dāng)TTL電路驅(qū)動(dòng)COMS電路時(shí),如果TTL電路輸出的高電平低于COMS電路的最低高電平(一般為3.5V),這時(shí)就需要在TTL的輸出端接上拉電阻,以提高輸出高電平的值。

2、OC門電路必須加上拉電阻,以提高輸出的搞電平值。

3、為加大輸出引腳的驅(qū)動(dòng)能力,有的單片機(jī)管腳上也常使用上拉電阻。

4、在COMS芯片上,為了防止靜電造成損壞,不用的管腳不能懸空,一般接上拉電阻產(chǎn)生降低輸入阻抗,提供泄荷通路。

5、芯片的管腳加上拉電阻來(lái)提高輸出電平,從而提高芯片輸入信號(hào)的噪聲容限增強(qiáng)抗干擾能力。

6、提高總線的抗電磁干擾能力。管腳懸空就比較容易接受外界的電磁干擾。

7、長(zhǎng)線傳輸中電阻不匹配容易引起反射波干擾,加上下拉電阻是電阻匹配,有效的抑制反射波干擾。

上拉電阻阻值的選擇原則

1、從節(jié)約功耗及芯片的灌電流能力考慮應(yīng)當(dāng)足夠大;電阻大,電流小。

2、從確保足夠的驅(qū)動(dòng)電流考慮應(yīng)當(dāng)足夠小;電阻小,電流大。

3、對(duì)于高速電路,過(guò)大的上拉電阻可能邊沿變平緩。

綜合考慮以上三點(diǎn),通常在1k到10k之間選取。對(duì)下拉電阻也有類似道理,只是其在電路中的作用是將電位上拉,故稱上拉電阻。使高電平更穩(wěn)定從節(jié)約功耗及芯片的灌電流能力考慮應(yīng)當(dāng)足夠大;電阻大,電流小。I2C上拉電阻是為了使其在無(wú)控制信號(hào)時(shí)為高電位。

上拉電阻主要是增加管腳的驅(qū)動(dòng)能力,從而使高電平輸出更加的穩(wěn)定性。

本篇文章以實(shí)例為基礎(chǔ),為大家分析了當(dāng)告警時(shí)產(chǎn)品端等部分中上拉電阻R的作用,并在最后為大家整理了上拉電阻阻值的選擇原則。希望大家在閱讀過(guò)本篇文章之后能夠有所收獲。

相關(guān)閱讀:

實(shí)例解析:I2C上拉電阻最大值的真相
元件選型必備:選取上拉電阻的四大原則
管腳和單片機(jī)為什么要接上拉電阻?

特別推薦
技術(shù)文章更多>>
技術(shù)白皮書下載更多>>
熱門搜索
?

關(guān)閉

?

關(guān)閉