你的位置:首頁 > RF/微波 > 正文

AFE8092幀同步特性簡析

發(fā)布時間:2023-08-03 來源:TI 責(zé)任編輯:wenwei

【導(dǎo)讀】TI Transceiver芯片是高集成度,高性能的射頻收發(fā)器芯片。產(chǎn)品族內(nèi)產(chǎn)品架構(gòu)種類豐富。在產(chǎn)品架構(gòu)方面,包括了以AFE77xx系列為代表的零中頻架構(gòu)收發(fā)信機(jī),以AFE80xx, AFE79xx,AFE76xx系列為代表的射頻直采架構(gòu)收發(fā)信機(jī)。在產(chǎn)品通道數(shù)方面,支持最低2T2R1F,4T4R2F到8T8R2F的通道數(shù)。同時,也支持大部分射頻控制功能,如AC校正,PAP保護(hù)以及AGC控制功能。本篇blog會簡單介紹AFE8092的AGC功能中涉及的幀同步特性,指導(dǎo)用戶針對射頻系統(tǒng)要求進(jìn)行參數(shù)指標(biāo)設(shè)計(jì)。


AFE8092是TI 基于射頻直采架構(gòu)的收發(fā)信機(jī),由于其大帶寬,高性能射頻指標(biāo),高靈活度的優(yōu)勢廣泛應(yīng)用在基站射頻板上。其框圖如下所示。其中,每個發(fā)射鏈路包含最高12Gsps采樣率的DAC,最高支持到800MHz的帶寬,40dB動態(tài)范圍0.125dB增益步進(jìn)(0.125dB由數(shù)字部分提供)的DSA用于進(jìn)行鏈路增益調(diào)整。其數(shù)字部分包括信號鏈路上的DDC/DUC,靈活適應(yīng)用戶的多頻段應(yīng)用場景,也包括數(shù)字PAP功能方便用戶進(jìn)行系統(tǒng)魯棒性設(shè)計(jì)。


每個接收鏈路包括最大采樣率4Gsps的ADC,最高支持400Mhz的帶寬,31dB步進(jìn)的DSA用于進(jìn)行鏈路增益控制。其數(shù)字部分和發(fā)射鏈路類似,同時也集成了AGC(Automatic Gain Control)控制功能。


1688372120557498.png

圖1 AFE8092內(nèi)部模塊架構(gòu)框圖


在基站射頻系統(tǒng)應(yīng)用中,由于UE用戶接入的隨機(jī)性,接收機(jī)收到的射頻信號功率具有著時變特性,而基于射頻接收機(jī)動態(tài)靈敏度考慮,接收機(jī)需要根據(jù)基站收到的信號功率大小針對信號鏈路的增益進(jìn)行實(shí)時更新,因此AFE8092集成了AGC控制功能在系統(tǒng)中實(shí)現(xiàn)閉環(huán)增益控制功能。AFE8092的AGC控制框圖如下所示.AFE8092的AGC控制邏輯為基于器件RX鏈路上的射頻功率檢測器的回讀結(jié)果進(jìn)行動態(tài)的DSA擋位調(diào)節(jié)。


1688372102828983.png

圖2 AFE8092 接收鏈路AGC模塊示意圖


可以看到,在傳統(tǒng)的AGC調(diào)整行為模式中,AGC控制器收到的信息只有射頻功率檢測器信息,只對外部信號功率負(fù)責(zé),不對射頻無線幀負(fù)責(zé)。但是在TDD應(yīng)用場景中,存在著無線幀的概念。如下圖所示, D時隙內(nèi)TX打開,U時隙內(nèi)RX打開,S時隙內(nèi)TX/RX按照特定比例時間打開??梢钥吹?,從D切換到S時,存在著RX從關(guān)閉到打開的情況,從U切換到D時,存在著RX從打開到關(guān)閉的情況。這種控制模式在某些場景下存在著兩點(diǎn)問題:(1)單個上行時隙中間位置,用戶不想要觸發(fā)AGC; (2)在U時隙開始時可能存在的大信號是用戶想要忽略掉,不想要計(jì)入AGC事件中去的。因此,TI基于此需求在AFE8092中集成了我們所說的幀同步功能。


1688372085532595.png

圖3 無線幀時隙示意圖


幀同步功能的核心是在單個上行時隙內(nèi)凍結(jié)DSA,在下次出現(xiàn)RX打開動作(RX_EN)時再進(jìn)行DSA調(diào)整。同時,計(jì)數(shù)器和調(diào)整DSA的動作都需要和RX_EN進(jìn)行時延上的聯(lián)動。共有兩種和系統(tǒng)聯(lián)動的配置模式:AGC功率統(tǒng)計(jì)窗長在單個RX時隙內(nèi)和AGC功率統(tǒng)計(jì)窗長跨RX時隙。


如圖3所示為AGC功率統(tǒng)計(jì)窗長(圖中紅色方框?yàn)楣β式y(tǒng)計(jì)窗)在單個RX時隙內(nèi)的行為模式示意圖,時間流動方向?yàn)閺淖蟮接?,一次完整的AGC調(diào)整周期按照圖中標(biāo)注的步驟順次執(zhí)行。下面一一進(jìn)行解釋:


1. RX_EN信號來臨,RX通道開啟

2. RX_EN信號來臨后,一段時間(windowOffsetPeriod,用戶可配參數(shù))內(nèi)AGC的功率統(tǒng)計(jì)計(jì)數(shù)器和DSA不做任何動作。

3. 經(jīng)歷過windowOffsetPeriod后,會有兩個動作:


●   如果上一周期內(nèi)的AGC觸發(fā)了控制動作,則DSA按照AGC控制邏輯調(diào)整到預(yù)期值

●   AGC觸發(fā)門限動作:功率統(tǒng)計(jì)計(jì)數(shù)器清零并重新計(jì)數(shù)


4. 經(jīng)過一段時間(windowPeriod,用戶可配參數(shù))后,計(jì)數(shù)器被freeze同時DSA不做任何動作

5. 進(jìn)入下一個幀同步周期

 

1688372069256694.png

圖4 AGC功率統(tǒng)計(jì)窗長<TDD Slot


如圖4所示為AGC功率統(tǒng)計(jì)窗長(圖中紅色方框?yàn)楣β式y(tǒng)計(jì)窗)跨越單個RX時隙的行為模式示意圖。與圖4的例子有些類似,區(qū)別主要是圖5的例子中,在RX_EN重新拉低后,RX的計(jì)數(shù)器不會復(fù)位直至WindowPeriod結(jié)束。在WindowPeriod跨越多個RX_EN的情況下,AGC會統(tǒng)計(jì)多個上行時隙的功率并進(jìn)行DSA動作判決。


1688372053458776.png

圖5 AGC功率統(tǒng)計(jì)窗長>TDD Slot


作者:Jason Ren 

來源:TI



免責(zé)聲明:本文為轉(zhuǎn)載文章,轉(zhuǎn)載此文目的在于傳遞更多信息,版權(quán)歸原作者所有。本文所用視頻、圖片、文字如涉及作品版權(quán)問題,請聯(lián)系小編進(jìn)行處理。


推薦閱讀:


硅麥音頻放大電路

超低功耗無線 MCU:玩轉(zhuǎn)睡眠模式

太陽誘電導(dǎo)電性高分子混合鋁電解電容器

如何為ADAS處理器提供超過100A的電流

TLVR高壓考慮事項(xiàng)

特別推薦
技術(shù)文章更多>>
技術(shù)白皮書下載更多>>
熱門搜索
?

關(guān)閉

?

關(guān)閉