放大器的電源抑制比 (PSRR) 隨放大器增益配置的升高而增加。這樣很容易讓人想到,在高增益下產(chǎn)生任何輸出偏移,都需要電源的明顯變化!
PSRR 和 CMRR 定義為輸入失調(diào)電壓變化 ΔVOS(IN) 與電源電壓變化 ΔVS 或共模電壓變化 ΔVCM 的比值。
為了了解增益對這些參數(shù)的影響,請將大多數(shù)儀表放大器看成兩個串行的放大器級,一個輸入級放大器(如圖 2 中 G1 所示)和一個輸出級放大器(如 G2 所示)。電源或共模電壓的變化會造成每個放大器級失調(diào)電壓的變化,如圖中 ΔVOS1 和 ΔVOS2 所示。
在儀表放大器產(chǎn)品說明書中可找到該公式,從而可計算出由溫度、電源和共模電壓等不同因素所引起的輸入失調(diào)變化值:
從輸入級增益除以第二個放大器失調(diào)電壓的變化值 ΔVOS2 可以得出,這兩個參數(shù)會隨增益的提高而增大。
到目前為止,我們一直關(guān)注的只是輸入失調(diào)的變化,但輸出端會怎樣呢?畢竟我們通常真正關(guān)心的是放大器輸出。很明顯,我們可用 ΔVOS(IN) 乘以放大器總體增益來計算 ΔVOS(OUT)。
很多儀表放大器的輸出級增益都為 1,這就意味著放大器總體增益由輸入級增益決定。這樣我們就可將公式 4 簡化為:
由于輸入級現(xiàn)已成為主要誤差源,因此儀表放大器的 CMRR 和 PSRR 參數(shù)可在較高增益下得到改善。但是,還有一個我們尚未討論的影響。細(xì)心的讀者在觀察圖 3 時可能已經(jīng)注意到了:輸出級失調(diào)比輸入級差。
[page]
前面討論了為什么儀表放大器電源抑制比 (PSRR) 及共模抑制比 (CMRR) 會隨放大器增益的提高而改善。
回到儀表放大器的簡化模型(如圖 4 所示)中,我們可以再次回想起 PSRR 與 CMRR 都是輸入?yún)⒖紖?shù)。
這里就是二級放大器概念模型不完備的地方。例如:如果兩個二級放大器的失調(diào)變化相同,而且極性也相同時會怎樣呢?也就是說:
對比增益為 1000 及增益為 1 的放大器在 PSRR 方面的改善情況:
如果輸入?yún)⒖际д{(diào)變化減少一半,PSRR 就可提高 6dB。但是在將增益從 1 提升至 1000 時,典型儀表放大器的 PSRR 可能會提高達(dá) 30dB。顯然,ΔVOS1 必須遠(yuǎn)遠(yuǎn)小于 ΔVOS2 才能實現(xiàn)這種水平的改善。
我們通過仔細(xì)觀察圖 2 中三運算放大器儀表放大器的內(nèi)部結(jié)構(gòu)便可明白如何實現(xiàn)這種可能性。由放大器 A3 和電阻器 R3、R4、R5 以及 R6 組成的輸出級可作為差分放大器配置。如果電阻器 R3、R4、R5 和 R6 符合以下比例:
那么輸出級就將只放大輸入級的差分電壓,抑制兩個輸入端的共模。
而輸出差分電壓則將為:
前面已提到過輸出級差分放大器抑制共模電壓,只有差分電壓可傳輸至輸出端。因此,輸入級的輸入?yún)⒖际д{(diào)變化 (ΔVOS1) 實際上由 ΔVOS1A 與 ΔVOS1B 之差決定,而非其絕對量級!
通過對 IC 進(jìn)行精心設(shè)計與布局,這兩種失調(diào)就可獲得良好的匹配,從而可將輸入級失調(diào)變化平均降至輸出級的大約十分之一。
儀表放大器的 CMRR 與 PSRR 參數(shù)不會如魔法般地隨增益提高而改善,事實上它是多級拓?fù)渑c差分放大器輸出級的結(jié)果。
輸入放大器的精確匹配與輸出級電阻器的正確布局有助于現(xiàn)代 IC 儀表放大器為電子工程師提供我們已習(xí)以為常的巨大抑制功能。
相關(guān)閱讀:
三運放組成的儀表放大器原理分析
選型大全:模擬世界必知的放大器知識
網(wǎng)友分享:微波功率放大器的ALC環(huán)路設(shè)計